summaryrefslogtreecommitdiff
path: root/drivers/accel/habanalabs/include/gaudi/asic_reg
ModeNameSize
-rw-r--r--cpu_if_regs.h6497logplain
-rw-r--r--dma0_core_masks.h16724logplain
-rw-r--r--dma0_core_regs.h5800logplain
-rw-r--r--dma0_qm_masks.h43561logplain
-rw-r--r--dma0_qm_regs.h32569logplain
-rw-r--r--dma1_core_regs.h5800logplain
-rw-r--r--dma1_qm_regs.h32569logplain
-rw-r--r--dma2_core_regs.h5800logplain
-rw-r--r--dma2_qm_regs.h32569logplain
-rw-r--r--dma3_core_regs.h5800logplain
-rw-r--r--dma3_qm_regs.h32569logplain
-rw-r--r--dma4_core_regs.h5800logplain
-rw-r--r--dma4_qm_regs.h32569logplain
-rw-r--r--dma5_core_regs.h5800logplain
-rw-r--r--dma5_qm_regs.h32569logplain
-rw-r--r--dma6_core_regs.h5800logplain
-rw-r--r--dma6_qm_regs.h32569logplain
-rw-r--r--dma7_core_regs.h5800logplain
-rw-r--r--dma7_qm_regs.h32569logplain
-rw-r--r--dma_if_e_n_down_ch0_regs.h35070logplain
-rw-r--r--dma_if_e_n_down_ch1_regs.h35070logplain
-rw-r--r--dma_if_e_n_regs.h33610logplain
-rw-r--r--dma_if_e_s_down_ch0_regs.h35070logplain
-rw-r--r--dma_if_e_s_down_ch1_regs.h35070logplain
-rw-r--r--dma_if_e_s_regs.h33610logplain
-rw-r--r--dma_if_w_n_down_ch0_regs.h35070logplain
-rw-r--r--dma_if_w_n_down_ch1_regs.h35070logplain
-rw-r--r--dma_if_w_n_regs.h33610logplain
-rw-r--r--dma_if_w_s_down_ch0_regs.h35070logplain
-rw-r--r--dma_if_w_s_down_ch1_regs.h35070logplain
-rw-r--r--dma_if_w_s_regs.h33610logplain
-rw-r--r--gaudi_blocks.h303071logplain
-rw-r--r--gaudi_regs.h16889logplain
-rw-r--r--mme0_ctrl_regs.h56428logplain
-rw-r--r--mme0_qm_masks.h43561logplain
-rw-r--r--mme0_qm_regs.h32163logplain
-rw-r--r--mme1_ctrl_regs.h56428logplain
-rw-r--r--mme2_ctrl_regs.h57145logplain
-rw-r--r--mme2_qm_regs.h32569logplain
-rw-r--r--mme3_ctrl_regs.h57145logplain
-rw-r--r--mmu_up_regs.h2465logplain
-rw-r--r--nic0_qm0_masks.h43687logplain
-rw-r--r--nic0_qm0_regs.h32573logplain
-rw-r--r--nic0_qm1_regs.h32573logplain
-rw-r--r--nic1_qm0_regs.h32573logplain
-rw-r--r--nic1_qm1_regs.h32573logplain
-rw-r--r--nic2_qm0_regs.h32573logplain
-rw-r--r--nic2_qm1_regs.h32573logplain
-rw-r--r--nic3_qm0_regs.h32573logplain
-rw-r--r--nic3_qm1_regs.h32573logplain
-rw-r--r--nic4_qm0_regs.h32573logplain
-rw-r--r--nic4_qm1_regs.h32573logplain
-rw-r--r--nif_rtr_ctrl_0_regs.h35050logplain
-rw-r--r--nif_rtr_ctrl_1_regs.h35050logplain
-rw-r--r--nif_rtr_ctrl_2_regs.h35050logplain
-rw-r--r--nif_rtr_ctrl_3_regs.h35050logplain
-rw-r--r--nif_rtr_ctrl_4_regs.h35050logplain
-rw-r--r--nif_rtr_ctrl_5_regs.h35050logplain
-rw-r--r--nif_rtr_ctrl_6_regs.h35050logplain
-rw-r--r--nif_rtr_ctrl_7_regs.h35050logplain
-rw-r--r--psoc_cpu_pll_regs.h4148logplain
-rw-r--r--psoc_etr_regs.h4178logplain
-rw-r--r--psoc_global_conf_masks.h25928logplain
-rw-r--r--psoc_global_conf_regs.h41618logplain
-rw-r--r--psoc_timestamp_regs.h1871logplain
-rw-r--r--sif_rtr_ctrl_0_regs.h35050logplain
-rw-r--r--sif_rtr_ctrl_1_regs.h35050logplain
-rw-r--r--sif_rtr_ctrl_2_regs.h35050logplain
-rw-r--r--sif_rtr_ctrl_3_regs.h35050logplain
-rw-r--r--sif_rtr_ctrl_4_regs.h35050logplain
-rw-r--r--sif_rtr_ctrl_5_regs.h35050logplain
-rw-r--r--sif_rtr_ctrl_6_regs.h35050logplain
-rw-r--r--sif_rtr_ctrl_7_regs.h35050logplain
-rw-r--r--stlb_regs.h2853logplain
-rw-r--r--tpc0_cfg_masks.h134405logplain
-rw-r--r--tpc0_cfg_regs.h48056logplain
-rw-r--r--tpc0_qm_masks.h43561logplain
-rw-r--r--tpc0_qm_regs.h32569logplain
-rw-r--r--tpc1_cfg_regs.h48056logplain
-rw-r--r--tpc1_qm_regs.h32569logplain
-rw-r--r--tpc2_cfg_regs.h48056logplain
-rw-r--r--tpc2_qm_regs.h32569logplain
-rw-r--r--tpc3_cfg_regs.h48056logplain
-rw-r--r--tpc3_qm_regs.h32569logplain
-rw-r--r--tpc4_cfg_regs.h48056logplain
-rw-r--r--tpc4_qm_regs.h32569logplain
-rw-r--r--tpc5_cfg_regs.h48056logplain
-rw-r--r--tpc5_qm_regs.h32569logplain
-rw-r--r--tpc6_cfg_regs.h48056logplain
-rw-r--r--tpc6_qm_regs.h32569logplain
-rw-r--r--tpc7_cfg_regs.h48056logplain
-rw-r--r--tpc7_qm_regs.h32569logplain